La pregunta no está “enmarcada” del todo bien. La ‘escala’ está en el tamaño mínimo de la característica del proceso de semiconductores. Se podría implementar un circuito digital, analógico o de señal mixta en el nodo del proceso, independientemente de la geometría. Si bien los nodos avanzados son predominantemente contenido digital, casi todos los chips (incluso un SoC digital) tienen algún contenido analógico. Los últimos ASIC digitales en un nodo avanzado están procesando enormes cantidades de datos. Esta información tiene que entrar y salir del chip para ser útil. La transferencia de datos dentro y fuera del chip es un problema analógico a estas velocidades. Además, los sistemas de reloj para ASIC digitales requieren PLL o DLL que también son analógicos. Si bien todo el diseño puede no ser analógico, el diseño ciertamente contendrá celdas analógicas que son críticas para el funcionamiento del chip.
En algunos casos, un nodo CMOS avanzado proporcionará mejoras de velocidad que también brindan una ventaja de rendimiento en un chip analógico. Si bien esto no es tan común, el diseño analógico sigue activo incluso a través de los nodos de proceso más avanzados.