Francamente, si hay un error de frecuencia, el bucle de fase bloqueada no está bloqueado.
Si está bloqueado, entonces tienes una multiplicación de frecuencia perfecta.
Supongo que puede tener un deslizamiento de frecuencia donde está mayormente bloqueado pero se salta un ciclo de vez en cuando. Pero eso suele ser una frecuencia de referencia deficiente o un problema de diseño PLL.
La métrica real para PLL bloqueados (que debería ser el único tipo a considerar) es la fluctuación de fase. Cuando se usa la fase de fluctuación de fase PLL puede conducir a todo tipo de problemas. Por ejemplo, un reproductor de CD recupera el reloj de los datos en el CD usando un PLL. La fluctuación de fase PLL se traduce directamente en errores de linealidad de reconstrucción D / A en DAC de señal delta. Básicamente, la linealidad es distorsión.
- ¿Por qué se usa OrCAD?
- ¿Cuáles son las desventajas de trabajar en General Electric?
- ¿Puede un motor acoplado a un generador con mayor eficiencia producir suficiente energía para que sea autosuficiente? Si es así, ¿cómo? Y si no, ¿por qué?
- ¿Por qué UJT se usa para disparar SCR?
- ¿Puede el aire caliente emitido por 100 AC de 2 toneladas generar electricidad?
La fluctuación de fase del 1% conduce a una distorsión del 1%, lo cual es horrible. La distorsión de audio del CD debería ser mejor que -110 dB, que es aproximadamente .0003% de fluctuación de fase.