¿Por qué no intercambiamos Vdd con Vss en las puertas lógicas CMOS y hacemos que la resistencia del MOSFET sea independiente de la Fuente (o drenaje)?

1. Debe considerar el hecho de que es posible que no pueda controlar el terminal del cuerpo como un terminal separado. Porque, es un terminal común para todos los dispositivos de tipo n o tipo p, y si desea que cada dispositivo tenga control corporal, entonces necesita un proceso especial.

2. Con la tecnología Finfet, ya no hay contacto corporal.

3. Ahora hablemos del diseño. Es un diseño interesante ya que parece que tenemos un búfer no inversor. Pero tiene un grave inconveniente. En realidad tiene histéresis.

La curva de transferencia de voltaje aproximada se ve así:

Lo que no es bueno, porque a cierto voltaje no está seguro de cuál sería la salida, sino que depende de la dirección del voltaje de entrada.

Más explicaciones:

Supongamos, inicialmente, A = 0. La salida sería igual a = Vt en esta posición, ya que PMOS no puede pasar ‘0’. Ahora con el aumento de A de 0 V a VDD, la salida comenzará a cambiar cuando A = Vt.

Digamos que la salida es YV, que aumentará continuamente a VDD-Vt, en este punto, NMOS se apagará (NMOS no puede pasar la lógica 1 riel a riel).

Cuando A = VDD, y movemos A de VDD a 0, PMOS está apagado hasta que alcancemos A = VDD –Vt, luego la salida, Y caerá continuamente hasta Y = Vt.

4) Finalmente, para resumir – Inconvenientes:

1) La salida no es de riel a riel, sino de VDD- Vt a Vt

2) El efecto corporal será un problema si no se utiliza un proceso especial

3) Las características de transferencia de voltaje muestran histéresis

4) Para una tecnología más avanzada, no hay terminal del cuerpo.

Como mencionó, da 1 y 0 débiles, obtenemos un voltaje más bajo para 1 y un voltaje distinto de cero para 0. La mayoría de las memorias intermedias se utilizan para fines de temporización en los que esperamos que funcione a alta frecuencia y tenga un tiempo de transición mínimo que aumenta con el envejecimiento del dispositivo. También reduce el margen de ruido, que es muy importante para los circuitos digitales VLSI.

Aparte de eso, los 4 tampones de transistores tienen una aplicación práctica. Recuerde que los circuitos de compuerta son amplificadores de señal, independientemente de la función lógica que puedan realizar. Una fuente de señal débil puede aumentarse mediante dos inversores como el par que se muestra en la ilustración anterior. El nivel lógico no ha cambiado, pero las capacidades completas de suministro o disipación de corriente del inversor final están disponibles para impulsar una resistencia de carga si es necesario.

A su respuesta, sí, PODEMOS HACER un búfer así, pero no es prácticamente factible usarlo en circuitos.

El principal problema con su circuito es que (si ignoramos las corrientes por debajo del umbral) solo alejará la salida a un voltaje de umbral de los suministros (es decir, la salida oscilará de Vt a VDD-Vt, en lugar de VSS a VDD )

Un transistor NMOS solo está ‘ENCENDIDO’ cuando Vgs> Vt (y viceversa para el pmos).

Supongamos que estamos manejando la lógica ‘1’, así que coloque VDD en la puerta de los dos transistores, la salida comenzará a aumentar, pero luego, una vez que llegue a VDD-Vt, el transistor NMOS se apagará, por lo que la señal no aumentará. más allá (y viceversa para un bajo lógico y el PMOS).

El circuito que ha dibujado se utiliza ocasionalmente en circuitos analógicos cuando desea cambiar una señal digital de riel completo en una señal de oscilación más pequeña.