¿Puedo diseñar un circuito de incremento o de reducción de 8 bits usando compuertas combinacionales? Conozco uno de los métodos que usan sumador completo, ¡pero solo quiero saber si hay otras formas presentes!

Creo que quedarás bastante claro con las siguientes imágenes. En estas imágenes he indicado claramente las ecuaciones de diseño y la lógica detrás de ellas. He diseñado un circuito incremental / decrementador combinacional de 4 bits y la misma lógica es válida para cualquier número de bits.

Editar: se observaría que aunque un sumador completo no se usa explícitamente, las ecuaciones se parecen a la suma y llevan expresiones de un sumador completo. Por esta razón, se puede usar un sumador completo para una realización compacta que cualquier otra combinación de compuerta lógica. Pero tener las ecuaciones en la forma mencionada a continuación podría ser útil cuando sea necesario implementarlo usando un PLD.